lsd
laboratório de sistemas digitais
Esta disciplina de Laboratório de Sistemas Digitais (a1s2) trabalha os conceitos fundamentais e metodologias estudadas na disciplina do semestre anterior, de Introdução aos Sistemas Digitais. Ao longo destes apontamentos, iremos detalhar processos usando técnicas e procedimentos usados hoje em dia, considerados como state of the art. Através da utilização de um kit programável em VHDL (linguagem de programação para descrição de hardware) - kit Terasic DE2-115 -, vamos projetar sistemas digitais para uma unidade de processamento FPGA.
apontamentos de
breve apresentação
Esta disciplina coexiste no curso de engenharia de eletrónica e telecomunicações do DETI.
outros cursos da ua
apontamentos
Os apontamentos para esta disciplina encontram-se disponíveis em baixo.
Laboratório de Sistemas Digitais, LOPES, Rui, 2ªedição, Aveiro, 2015
Atenção!! Todo o conteúdo deste documento pode conter alguns erros de sintaxe, científicos, entre outros... Não estudes apenas a partir desta fonte. Este documento apenas serve de apoio à leitura de outros livros, tendo nele contido todo o programa da disciplina de Laboratório de Sistemas Digitais, tal como foi lecionada, no ano letivo de 2014/2015, na Universidade de Aveiro. Este documento foi realizado por Rui Lopes.
conteúdo programático
Esta disciplina contém o seguinte conteúdo programático, este, respeitado nos apontamentos acima disponíveis:
1. Introdução aos FPGA's - criação de um projeto com FPGA.
2. Linguagem VHDL - tipos de dados; exemplo de implementação com VHDL; identificadores.
3. Modelação de Componentes Combinatórios - implementação de um descodificador 2:4; circuitos aritméticos; componentes parametrizáveis em VHDL.
4. Modelação de Circuitos Sequenciais - modelação de latches, flip-flops e registos; contadores binários; divisores de frequência.
5. Modelação de Registos de Deslocamento - registos de deslocamento; registo de deslocamento combinatório (barrel shifter); estrutura típica de processos combinatórios e sequenciais.
6. Simulação de Componentes em VHDL - simulação baseada em testbenches; depuração do sistema.
7. Modelação de Máquinas de Estados - máquinas de Moore; máquinas de Mealy; máquinas de estados comunicantes.
8. Modelação de Memórias em VHDL - memórias ROM; memórias RAM.
9. Bibliotecas e Pacotes em VHDL - criar um pacote; pacote STD_LOGIC_1164.
qualidade dos apontamentos
sem avaliação
0 %
capacidade de entre-ajuda
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
última vez atualizado em junho de 2015
95 %
Na biblioteca desta página existem 4 livros para consulta, desta disciplina. Para os consultares, deves criar uma conta Apontamentos, no lado direito da página principal.
livros para consulta
discussão
Os comentários desta página devem-se restringir apenas à disciplina de Laboratório de Sistemas Digitais. Usa este espaço não só para te ajudares como para ajudar os outros. Todos os comentários serão moderados. Para poderes comentar e subscreveres aos outros comentários deves registar-te na plataforma disqus, em www.disqus.com.